PCI-SIG anunció que ha lanzado la versión 0.3 de la especificación PCIe 8.0 a sus miembros, que detalla los objetivos para el estándar de próxima generación. La tecnología se está desarrollando para futuras cargas de trabajo intensivas en datos, incluida la inteligencia artificial, el aprendizaje automático, las redes de alta velocidad, la computación de borde y la computación cuántica. No está destinado a aplicaciones inmediatas de consumo o juegos, ya que los estándares actuales de PCIe 4.0 y PCIe 5.0 siguen siendo suficientes para esos casos de uso. La especificación PCIe 8.0 está diseñada para ofrecer una velocidad de bits sin procesar de 256.0 GT/sy admite hasta 1.0 TB/s de ancho de banda bidireccional en una configuración X16. El estándar continuará utilizando la señalización de la modulación de amplitud de pulso 4 (PAM4), una tecnología también implementada en las especificaciones PCIe 6.0 y 7.0. La versión final de la especificación PCIe 8.0 está programada para su finalización para 2028. Los objetivos clave de desarrollo incluyen lograr reducciones de latencia específicas y rendimiento de corrección de errores de reenvío (FEC). El grupo también está revisando nuevas tecnologías de conector para acomodar velocidades más altas y confirmar que se cumplirán los objetivos de confiabilidad. La especificación mantendrá la compatibilidad hacia atrás con todas las generaciones PCIe anteriores. Además, el desarrollo se centra en crear mejoras de protocolo para mejorar la eficiencia del ancho de banda e implementar técnicas para reducir el consumo de energía. A modo de comparación, los SSD Gen4 de grado de consumidor actuales ofrecen velocidades de más de 7 GB/seg, y Gen5 SSDS entregan más de 14 GB/seg. Estas velocidades ya exceden los requisitos para los juegos típicos y las tareas generales del usuario. Las últimas tarjetas gráficas no saturan completamente el ancho de banda disponible en las ranuras PCIe 5.0 existentes.





